#### Учет влияния подложки на высокочастотные характеристики кремниевых транзисторов

#### Ю.Ф. Адамов, Г.Н. Гулякович, В.Н. Северцев

Институт проблем проектирования в микроэлектронике РАН, Москва

### Современные высокочастотные кремниевые транзисторы.

Развитие полупроводниковой технологии обеспечивает создание на кремниевой подложке гетероструктурных биполярных транзисторов со слоем твердого раствора кремнийгерманий в базовой области и граничной частотой усиления до 500 ГГц [1]. В ближайшем будущем граничная частота усиления гетероструктурных биполярных транзисторов превысит 1 ТГц [2].

Известные модели и методы моделирования перекрестных помех в высокочастотных устройствах основаны на опыте разработки микросхем и транзисторов на изолирующих подложках арсенида галлия и других материалов группы A<sub>3</sub>B<sub>5</sub>. Экспериментальные исследования и моделирование перекрестных помех в системе металлизации на кремниевой подложке показали, что традиционные модели на основе сосредоточенных элементов плохо описывают взаимное влияние сигналов на гигагерцовых частотах [3].

В настоящей работе предложена модифицированная модель кремниевого биполярного транзистора, позволяющего учесть частотную зависимость электромагнитных сигналов, распространяющихся в подложке.

#### Влияние подложки на частотные характеристики транзисторов.

Глубина поглощения радиочастотного электромагнитного излучения в проводящем материале определяется его удельным сопротивлением. В металлах глубина проникновения электромагнитного поля порядка 10<sup>-5</sup> см. В полупроводниковой подложке глубина проникновения поля может превышать 1 см.

В большинстве моделей кремниевых транзисторов влияние подложки описывается только емкостью без учета сопротивления подложки. Очевидно, что такое приближение имеет ограничения по рабочей частоте.

Сделаем оценку постоянной времени заряда подложечной емкости биполярного транзистора со следующими параметрами:

- удельное сопротивление подложки – 20 Ом см;

- площадь изолирующего перехода – 3 мкм<sup>2</sup>;

- удельная емкость изолирующего перехода – 1 фФ/мкм<sup>2</sup>;

- полная емкость изолирующего перехода –  $C_{\kappa \Pi} = 3 \phi \Phi$ ;

Если считать распределение тока в подложке сферически симметричным, то сопротивление подложки составит  $R_{\Pi} = 31,8$  КОм, а постоянная времени  $\tau_1 = C_{\kappa\Pi} \cdot R_{\Pi} = 95$  пс. Граничная частота применения такой модели

$$f_{\rm rp1} \le \frac{1}{2\pi \cdot R_{\rm n} \cdot C_{\rm кп}} \approx 1,7 \, \Gamma \Gamma {\rm I} {\rm I}$$
(1)

Следует отметить, что емкость  $C_{\kappa n}$  пропорциональна квадрату линейного размера коллектора  $(r_0^2)$ , а сопротивление подложки обратно пропорционально размеру коллектора. Граничная частота  $(f_{rp1})$  увеличивается обратно пропорционально размеру коллектора ГБТ. На частоте выше  $f_{rp1}$  необходимо учитывать в модели сопротивление подложки.

Если в подложке учитывать не только ток свободных носителей заряда, но и ток смещения, то можно оценить время релаксации заряда

$$\tau_2 = dR_{\rm m} \cdot dC_{\rm m} = \frac{s \cdot dx}{2\pi \cdot x^2} \cdot \frac{\varepsilon \cdot \varepsilon_0 \cdot 2\pi \cdot x^2}{dx} \tag{2}$$

$$\tau_2 = \rho \cdot \varepsilon \cdot \varepsilon_0 \approx 20 \text{nc} \,, \tag{3}$$

что соответствует  $f_{\text{гр2}} \leq 8,3$  ГГц.

В диапазоне  $f_{rp1} < f < f_{rp2}$  влияние подложки можно учитывать только подложечным резистором, включенным последовательно с емкостью изолирующего p-n – перехода [4].

Для рабочих частот выше  $f_{rp2}$  распространение сигнала в подложке можно моделировать с использованием эквивалентной схемы на основе сосредоточенных R и C элементов (рис. 1).

С дальнейшим повышением рабочей частоты длина волны станет сравнима с толщиной подложки. При этом возникнут явления отражения и интерференции отраженных волн. Скорость электромагнитных волн в кремнии:

 $V_{_{3B}} = C_{/\sqrt{\varepsilon}} = 87,5$  мкм/пс, где C – скорость света в вакууме;  $\varepsilon$  – относительная диэлектрическая постоянная. Для кристалла толщиной 300 мкм отражения возникнут при

 $\frac{\lambda}{4}$  = 300 мкм,  $\lambda$  – длина волны в кремнии.  $\lambda$  = 1200 мкм соответствует частоте 73 ГГц.

Граничная частота –  $f_{rp3}$  соответствует режиму, при котором в подложке возможны отражения и интерференция электромагнитных волн. Для этого режима требуется распределенная электромагнитная модель подложки, учитывающая неоднородность физической структуры.



Рис. 1. Модели учета влияния подложки на характеристики гетероструктурного биполярного транзистора

а - модель без учета влияния подложки; б - модель с сосредоточенными параметрами без учета влияния соседних элементов; в - модель с сосредоточенными параметрами и с учетом взаимного влияния соседних элементов

Универсальной моделью подложки для аналоговых блоков на основе кремниевых транзисторв, работающих с частотами до 40 ГГц, может быть модель с сосредоточенными элементами (рис. 1). Параметры модели можно оценить аналитически или с использованием распространенных программ типа TCAD.

# Зависимость напряжения помехи в подложке от частоты и расстояния до источника помехи

В диапазоне рабочих частот  $f < f_{rp1}$  напряжение помехи релаксирует быстрее, чем меняется сигнал. Для сферически симметричного распределения токов напряжение в точке, удаленной на расстояние X от центра изолирующего перехода, можно оценить по эквивалентной схеме (рис. 2). Импеданс емкости  $C_{\kappa \Pi}$  по модулю больше сопротивления подложки и ток определяется частотой сигнала. Напряжение  $U_x$  в точке X равно:

$$U_X = U_0 \cdot f \cdot C_{\text{KII}} \cdot \rho / X$$

(4)

Величина помехи пропорциональна частоте сигнала и обратно пропорциональна расстоянию до источника помехи.

В диапазоне частот  $f_{rp1} < f < f_{rp2}$  импеданс емкости  $C_{\kappa n}$  сравним с сопротивлением подложки и формула станет сложнее.

$$U_{X} = U_{0} \frac{\rho}{X\left(\frac{\rho}{r_{0}} + \frac{1}{f \cdot C_{\text{KT}}}\right)}$$



(5)

Рис. 2. Сечение коллекторной области гетероструктурного биполярного транзистора и сферическая система координат

Зависимость напряжения помехи от частоты ослабевает, но характер зависимости не меняется.

В диапазоне  $f_{rp2} < f < f_{rp3}$  необходимо учитывать электромагнитную составляющую тока в подложке. Зависимость от частоты сигнала ослабевает, так как энергия переносится электромагнитной составляющей. Аналитический расчет эквивалентной схемы не дает наглядного результата. В предельном случае можно пренебречь сопротивлением и ограничиться только емкостью (рис. 3).



Рис. 3. Модель распределенной емкости в подложке гетероструктурного биполярного транзистора

Формула 6 описывает распределение сигнала помехи в подложке для следующего диапазона  $f < f_{rp3}$  в случае безграничной подложки. В реальной ситуации размер кристалла сравним с длиной волны в этом диапазоне, и в структуре появятся интерференционные

эффекты. Расчет напряжения помехи можно выполнить только в процессе трехмерного электромагнитного моделирования.

Влияние модели подложки на результаты расчета частотных характеристик можно оценить на примере усилительного каскада с общим эмиттером. На рис. 4 приведены фазочастотные характеристики амплитудно-частотные И усилителя на основе гетероструктурного биполярного транзистора для вариантов с заземленной подложкой (кривые 1) и с моделью подложки на сосредоточенных элементах (кривые 2). Эти зависимости показывают, что учет влияния подложки увеличивает усиление каскада на 10 дБ для частот выше 5 ГГц и уменьшает сдвиг фазы выходного сигнала на  $20^{\circ} \div 30^{\circ}$  в диапазоне 0,6 ÷ 10 ГГц. То есть, для большинства практически значимых вариантов применения гетероструктурных транзисторов в расчетах схем необходимо учитывать влияние параметров подложки на характеристики высокочастотных каскадов.



Рис. 4. Амплитудно-частотные и фазо-частотные характеристики усилителя с учетом и без учета сопротивления и емкости в подложке

## Конструктивные средства снижения влияния кремниевой подложки на параметры аналоговых блоков на основе ГБТ

Снижение удельного сопротивления подложки увеличивает емкость изолирующего перехода коллектор-подложка и ухудшает усиление на высоких частотах. Увеличение удельного сопротивления подложки снижает затухание сигнала и усиливает взаимное влияние сигналов соседних транзисторов. Оптимальный вариант – это использование двойной эпитаксиальной структуры на низкоомной подложке *p*-типа. Первый эпитаксиальный слой *p*-типа с низкой концентрацией легирующей примеси обеспечивает низкое значение изолирующей емкости, а второй эпитаксиальный слой *n*-типа необходим для формирования транзисторных структур. Низкоомная подложка обеспечит затухание сигнала на расстоянии нескольких микрометров. Если толщина высокоомного слоя *p*-типа будет меньше расстояния между транзисторами, то помехи в подложке не будут оказывать существенное влияние на параметры аналоговых блоков.

Следует отметить, что конструктивные методы снижения технологического разброса параметров (центроиды, плотное заполнение рабочей площади транзисторными структурами) ухудшают высокочастотные параметры аналоговых блоков [5].

Основной метод конструктивного проектирования высокочастотных аналоговых схем – это разреженное распределение элементов схемы и экранирование высокочастотных цепей. Обеспечение воспроизводимости и стабильности параметров достигается за счет дополнительных устройств коррекции и стабилизации, т.е. осуществляется схемотехническими средствами.

### Литература

[1] Нелинейные многочастотные режимы малошумящих усилителей СВЧ диапазона на биполярных транзисторах с гетеропереходом: дис. : кандидата физико-математических наук / А. Хрипушина ; Воронеж, 2008.

[2] Петросянц К.О. Сравнительный анализ схемотехнических моделей SiGe гетеропереходного биполярного транзистора // Известия ВУЗов. Электроника. 2006. №5. С. 107-114.

[3] M. Fjer, et. al. Low Frequency Noise in Strained Si Heterojunction Bipolar Transistors // IEEE Transactions on Electron Devices. 2011. V. 58. №12. P. 4196-4203.

[4] K Ben Ali, et. al. Ultrawide Freguency Range Crosstalk Into Standard and Trap-Rich High Resistivity Silicon Devices // IEEE Transactions on Electron Devices. 2011. V. 58. №12. P. 4258-4264.

[5] M. Schroter, et. al. Physical and Electrical Performance Limits of High-Speed SiGeC HBTs – Part 1: Vertical Scaling // IEEE Transactions on Electron Devices. 2011. V. 58. №11. P. 3687-3696.

[5] M. Schroter, et. al. Physical and Electrical Performance Limits of High-Speed SiGeC HBTs – Part 2: Lateral Scaling // IEEE Transactions on Electron Devices. 2011. V. 58. №11. P. 3697-3706.